PCIe Gen3.1’i Destekleyen Çok Protokollü Uzun Menzilli 8G PHY

Mevcut PCS standart tanımlarının çoğuyla uyumlu ve yenilikçi bir kendi kendini ayarlayan mimariye dayalı

Bir yarı iletken ve sistem tasarım hizmetleri şirketi olan MosChip Technologies Limited, 28nm’de çok protokollü Uzun Menzilli (LR) 8G SerDes PHY’yi tanıttı. MosChips’in yüksek performanslı çok hızlı alıcı-verici portföyünün bir parçasıdır ve küçük ayak izi, düşük güç tüketimi ve düşük gecikmeli uç uygulamaları için artan ihtiyaçları karşılar.

“LR 8G PHY’miz, sistem tarafında bugün endüstride var olan çoğu PCS standart tanımıyla uyumlu hale getirilebilen esnek bir dijital I/F ile bağımsız bir protokolden bağımsız Fiziksel Ortam Eklentisi (PMA) IP olarak uygulanmaktadır, ” dedi MosChip Baş Mimarı Albert Vareljian. “PHY, kanal varyasyonlarını ve PVT aralığını kapsayacak şekilde uyarlanabilir çok dokunuşlu karar geri besleme eşitleme (DFE) ile birleştirilmiş otomatik kazanç kontrolü analog ön uç (AFE) ile yenilikçi kendi kendini ayarlayan mimarimize ve tamamen uyarlanabilir sürekli zaman ekolayzırımıza dayanmaktadır”.

PHY, programlanabilir şerit etkinleştirme/devre dışı bırakma ve 1 ila 16 şerit için önceden yapılandırılmış makro seçenekleri için tamamen yapılandırılabilir ve seri ve paralel geri döngü gibi çeşitli hata ayıklama özelliklerini destekler. 8G PHY makrosu geriye dönük uyumludur ve PCI Gen1/2, SATA 1/2 özellikleriyle uyumlu olarak çalışabilir. Bir PCIe standart çok şeritli arabirim içerir. Harici pasif bileşenlere gerek yoktur, sistem seviyesinde alan tasarrufu sağlar ve çip seviyesinde pin sayısından tasarruf sağlar.

MosChip MD/CEO’su Venkata Simhadri, “Bu, müşteri uç uygulamalarına göre özelleştirilebilen niş SerDes PHY IP geliştirmeye yönelik stratejik odağımızı vurgulayan MosChip için önemli bir kilometre taşıdır” dedi. Portföyümüze silikonu kanıtlanmış LR 8G PHY’nin eklenmesiyle, hem özel/porting PHY IP hizmetleri hem de anahtar teslim karışık sinyal ASIC çözümleri sağlamak için iyi bir konumdayız.

LR 8G PHY makro çıktıları, eksiksiz bir mantıksal görünümler seti, fiziksel görünümler, belgeler, Verilog modeli, UVM tabanlı bir doğrulama ortamı, soyut bir görünüm, özgürlük dosyaları, netlist, GDSII ve flip-chip yumru/top harita planlarını içerir.


Önerilen makaleler

Bir cevap yazın

E-posta hesabınız yayımlanmayacak. Gerekli alanlar * ile işaretlenmişlerdir